アカウント名:
パスワード:
リンク先のデナード則が、僕らの思い浮かべていたムーアの法則だと思うんだよね。だからPentium 4の時代に(僕らの)ムーアの法則は死んでしまった。
5nmに求めるのは、トランジスタを4倍増やせることではなく、クロックが上がるか、IPCが上がるかなんだよな。でもクロックはここ10年横ばいだし、IPCも限界に近い。シングルスレッド性能が上がるブレークスルーはないものか。
光の速度を上げるなら不可能ではないのでは?半導体中に流れる電子の速度をより真空中に近い値にするです。
ただ、その場合シリコンとか銅配線からの全面的な変更を意味するので5nmなんかよりもハードルは無茶高いでしょう。アルミから銅にするときだってコンタミガーとか言ってたわけだし
今性能向上のボトルネックになっているのは熱だから。信号の速度が上がったところで解決はしない。
VLIW があるでよ
結局期待したほどの性能は出せずに、終わった(HPは頑として認めようとしないが)試みでは無かったんか。
Itaniumがそうだったってだけでそ
Siプロセスじゃ難しいでしょうね。高速IO周りだと、SiGeやGaAsやInPが使われたはず。
タワージャズ、400GbE通信向けに最適化した300GHz SiGe最先端技術のH5を発表http://www.towerjazz.com/jp/prs/2017/0320.html [towerjazz.com]SiGeが切り開く半導体の未来 (1/2)http://ednjapan.com/edn/articles/0907/01/news122.html [ednjapan.com]
今後の微細化でIII-V族半導体を導入するという話がIntelから出ているので、それに期待しましょう。
より多くのコメントがこの議論にあるかもしれませんが、JavaScriptが有効ではない環境を使用している場合、クラシックなコメントシステム(D1)に設定を変更する必要があります。
吾輩はリファレンスである。名前はまだ無い -- perlの中の人
小型化するだけで高速かつ低消費電力になる (スコア:1)
リンク先のデナード則が、僕らの思い浮かべていたムーアの法則だと思うんだよね。
だからPentium 4の時代に(僕らの)ムーアの法則は死んでしまった。
5nmに求めるのは、トランジスタを4倍増やせることではなく、クロックが上がるか、IPCが上がるかなんだよな。
でもクロックはここ10年横ばいだし、IPCも限界に近い。
シングルスレッド性能が上がるブレークスルーはないものか。
Re: (スコア:0)
光の速度を上げるなら不可能ではないのでは?
半導体中に流れる電子の速度をより真空中に近い値にするです。
ただ、その場合シリコンとか銅配線からの全面的な変更を意味するので5nmなんかよりもハードルは無茶高いでしょう。
アルミから銅にするときだってコンタミガーとか言ってたわけだし
Re:小型化するだけで高速かつ低消費電力になる (スコア:1)
Re: (スコア:0)
今性能向上のボトルネックになっているのは熱だから。信号の速度が上がったところで解決はしない。
Re: (スコア:0)
VLIW があるでよ
Re:小型化するだけで高速かつ低消費電力になる (スコア:1)
結局期待したほどの性能は出せずに、終わった(HPは頑として認めようとしないが)試みでは無かったんか。
Re: (スコア:0)
Itaniumがそうだったってだけでそ
Re: (スコア:0)
Siプロセスじゃ難しいでしょうね。高速IO周りだと、SiGeやGaAsやInPが使われたはず。
タワージャズ、400GbE通信向けに最適化した300GHz SiGe最先端技術のH5を発表
http://www.towerjazz.com/jp/prs/2017/0320.html [towerjazz.com]
SiGeが切り開く半導体の未来 (1/2)
http://ednjapan.com/edn/articles/0907/01/news122.html [ednjapan.com]
今後の微細化でIII-V族半導体を導入するという話がIntelから出ているので、それに期待しましょう。