アカウント名:
パスワード:
民生MPU、並列処理及びフォールトトレランス技術の採用により高性能、高信頼性を実現した計算機システムです。
これがそうとは限りませんが、以前見たことのある 機械で似たような感じのがあります。
緊急発電用のジェットエンジンを制御するコンピュータ ですが、3台のコンピュータを全く同じ条件で動作させて、 1台が間違った動作をしても、残りの2台の出力で運転 し続けるというものです。
ちなみにOSはリアルタイムUNIX(それ以上は秘密らしい)、 CPUは80486でした。 Pentiumはまだ枯れてないので使わないらしい。
#つまり、マG…ゲフゲフゲフフン
より多くのコメントがこの議論にあるかもしれませんが、JavaScriptが有効ではない環境を使用している場合、クラシックなコメントシステム(D1)に設定を変更する必要があります。
日々是ハック也 -- あるハードコアバイナリアン
MDSに含まれるPCSの仕様? (スコア:1)
ハードウェアスペック、OS、...??? としか書いてないんですよね。
Re:MDSに含まれるPCSの仕様? (スコア:2, 興味深い)
これがそうとは限りませんが、以前見たことのある 機械で似たような感じのがあります。
緊急発電用のジェットエンジンを制御するコンピュータ ですが、3台のコンピュータを全く同じ条件で動作させて、 1台が間違った動作をしても、残りの2台の出力で運転 し続けるというものです。
ちなみにOSはリアルタイムUNIX(それ以上は秘密らしい)、 CPUは80486でした。 Pentiumはまだ枯れてないので使わないらしい。
#つまり、マG…ゲフゲフゲフフン
Re:MDSに含まれるPCSの仕様? (スコア:1)
CPUはあっても,周辺のチップやら何やらの部品が,製造中止のために入手できないと聞きました.
# たぶん,並列計算機システム実験装置(PCS)とは,違うシステム(違うところに使われてるシステム)です.
で,「頼むから,Pentium以上のものにしてくれ」とか嘆いてました.
まだ,入手できるものが多いとか.
宇宙用。 (スコア:2, 参考になる)
三つのmips/sh/arm/x86-CPUのバスを束ねて専用チップセットに接続、メモリも三重冗長化し、チップセットを通すことでCPUから単一構成に見えるようにする。
メモリは三重冗長化できても、キャッシュは冗長化できないので、それぞれのCPUのソフトウェアでウォッチドックを走らせ、信号が途切れるとそのCPUをリセット、レジスタを退避し、キャッシュを全てのCPUでフラッシュした上で、3つのCPUのレジスタを復元する……とか。
もしくは、もっと疎な結合かなぁ。3個の計算機がそれぞれ通信でパラメータをプールしていて、で、おかしな動作をしているのでは、と相手の動作に疑問を持ったCPUが対象のリセットスイッチを押す仕組み。
本物のリセットは、2つのCPUが単一対象のCPUのリセットスイッチを押したときに発動、リセット後のCPUはパラメータを受け取って動作を復帰……とか。
後者だと、プロトコル実証という話になり、システム変えても良いので美味しいかも。でも処理の連続性と透明度は前者かなぁ。こちらもチップセットは財産になるから。
ちなみに夏打ち上げたH-IIA搭載のDREには、例の有人カプセル [nasda.go.jp]の先端ミッション研究センター内製、というか当の張本人設計の、CPUが386SXひとつ、メモリがチップセットで三重冗長化された計算機(これ [nasda.go.jp]の簡略版)積んでいました。386SXにはキャッシュが無い、ってのがミソです。ちなみに宇宙でのエラー率は数万年に一度という計算に。
当の本人は、次はSH [infoweb.ne.jp]で、という話のようで……
Re:宇宙用。 (スコア:1)
で、起動時は一番最初に立ち上がったCPUが主導権を握るルマン式?
#って、元ネタは3つのCPU どころじゃなかった気がするが :-)
# つーか、 MIPS、SH、ARM、x86 ですでに四つですが。
Re:宇宙用。 (スコア:1)
Re:宇宙用。 (スコア:1)
誤読だったかもしれません。
> NECも東芝も
この二社でしたっけ? 航空宇宙関係を統合した組み合わせは。
そういえば、MIPS といえば、この話MIPS Technologies、日本オフィスを開設 [impress.co.jp] MIPS Technologies [mips.com]でてませんね(日本ミップス・テクノロジーズのWebは要flashなので省略。PCwatchの記事の方にリンクあり)。
かれこれ10年以上前の話ですが (スコア:1)
今は、別の会社で働いています。^^;
(このレスって、よけいなものかな・・・・)