パスワードを忘れた? アカウント作成
この議論は賞味期限が切れたので、アーカイブ化されています。 新たにコメントを付けることはできません。

H-2A二号機、打ち上げを2月3日以降に延期」記事へのコメント

  • MDS [nasda.go.jp] に含まれる並列計算機システム実験装置(PCS)ってどんな仕様なんでしょ?
    ハードウェアスペック、OS、...???
    民生MPU、並列処理及びフォールトトレランス技術の採用により高性能、高信頼性を実現した計算機システムです。
    としか書いてないんですよね。
    •  自分ならこうする、という案ですが、こんな感じかなぁ。
       三つのmips/sh/arm/x86-CPUのバスを束ねて専用チップセットに接続、メモリも三重冗長化し、チップセットを通すことでCPUから単一構成に見えるようにする。
       メモリは三重冗長化できても、キャッシュは冗長化できないので、それぞれのCPUのソフトウェアでウォッチドックを走らせ、信号が途切れるとそのCPUをリセット、レジスタを退避し、キャッシュを全てのCPUでフラッシュした上で、3つのCPUのレジスタを復元する……とか。

       もしくは、もっと疎な結合かなぁ。3個の計算機がそれぞれ通信でパラメータをプ
      • > 三つのmips/sh/arm/x86-CPUの

        で、起動時は一番最初に立ち上がったCPUが主導権を握るルマン式?

        #って、元ネタは3つのCPU どころじゃなかった気がするが :-)
        # つーか、 MIPS、SH、ARM、x86 ですでに四つですが。

アレゲは一日にしてならず -- アレゲ研究家

処理中...