パスワードを忘れた? アカウント作成
この議論は賞味期限が切れたので、アーカイブ化されています。 新たにコメントを付けることはできません。

エルピーダがリーク電流を低減する技術を開発」記事へのコメント

  • by Anonymous Coward
    リーク電流が欠陥結晶によるものだ、ってことは広く知られていたのでしょうか?僕が知らなかっただけ?
    • リンク先に「リーク電流発生の原因が、セルトランジスタ内にある10ナノメートル程度の結晶欠陥にあると世界で初めて突き止めた。」とあるので、知られてなかったと思われます。
      • Re:判ってた? (スコア:2, 参考になる)

        by Anonymous Coward on 2004年12月27日 23時00分 (#671436)
        結晶欠陥がリテンションタイムを悪化させているのは良く知られて
        います。手元にペーパーがありますが、素子分離の溝(STI)とゲー
        ト膜のストレスによってできた欠陥(Vacancy-type stacking faault)
        がDRAMセルの空乏層付近にあって、これがリテンションタイムを悪
        化させている様だ、ということみたいです。ペーパーにはTEM写真
        も載っています。
        親コメント
        • by Anonymous Coward
          >空乏層 FETの空乏層ですか?コンデンサですか?
          • by Anonymous Coward
            セルトランジスタは一方はビット線に、もう一方はキャパシタに拡
            散層を介して接続されます。で、TEM写真ではゲート下のキャパシ
            タよりにあります。この辺に欠陥があると確かに接合リークの原因
            になるでしょう。ビット線側に欠陥があることもあるでしょうが、
            こっち側だとリテンションには影響はあまりないでしょうね。

最初のバージョンは常に打ち捨てられる。

処理中...