パスワードを忘れた? アカウント作成
この議論は賞味期限が切れたので、アーカイブ化されています。 新たにコメントを付けることはできません。

IBMとRapportから「Kilocore」アーキテクチャのプロセッサ発表」記事へのコメント

  • by Anonymous Coward
    Pentium 4を上回る性能でASICやFPGAを駆逐 [atmarkit.co.jp]の記事にあるようなDAPDNAとかと同じような考えみたいですね。

    今回のKilocoreではコアを1024個という事なんですが、メモリアーキテクチャがどうなってるのかに興味がありますね。低クロックな8bitコアを大量に動かすという考え方ですから、1024個のうちどれ位が同時にストールせず稼働できるのかとか。
    • "Reconfigurable"って事から見ると、他のスレッドでも出ていますけど一昔前に流行ったニューロプロセッサみたく、
      1024個の8bitコアを「接点」の単位である程度自由に直並列に組み合わせることが出来るんじゃないでしょうかね?
      1024個を一気に並列に動かすというよりは複数を組み合わせてPPCコアでは時間のかかる演算をバックグラウンドで並列演算してプログラムの処理時間を圧縮するような感じでは無いかと。

      # メモリ周り、特にプログラム空間のキャッシングをどうやっているのか非常に興味が湧きますね:-)
      親コメント

犯人はmoriwaka -- Anonymous Coward

処理中...