アカウント名:
パスワード:
メモリーはECCをつけるなどで対策できそうだけど、FPGAだとどういう対策ができるんだろう。
ロジックがおかしくなるのを防止するには、定期的に Configuration しなおす。処理中のデータが化けるのを防ぐには、データに対してECCするのかな。
パリティ等の矛盾する動きを検出するチェック回路入れて、チェッカ点灯したらアベンドorリトライ。リトライが難しい場合は3重化して多数決する場合もあり。FPGAってソフトエラーに弱いんですよね。
より多くのコメントがこの議論にあるかもしれませんが、JavaScriptが有効ではない環境を使用している場合、クラシックなコメントシステム(D1)に設定を変更する必要があります。
ソースを見ろ -- ある4桁UID
対策方法 (スコア:1)
メモリーはECCをつけるなどで対策できそうだけど、
FPGAだとどういう対策ができるんだろう。
ロジックがおかしくなるのを防止するには、定期的に Configuration しなおす。
処理中のデータが化けるのを防ぐには、データに対してECCするのかな。
Re:対策方法 (スコア:0)
パリティ等の矛盾する動きを検出するチェック回路入れて、チェッカ点灯したらアベンドorリトライ。
リトライが難しい場合は3重化して多数決する場合もあり。
FPGAってソフトエラーに弱いんですよね。