アカウント名:
パスワード:
PhenomⅡ発売を延ばしに延ばして、AM2+ソケットなんてものを出さざるを得なくなって、いざ出してみたらコアごとの当たり外れが結構あって、発売一週間で一週間後の25%大幅値下げ発表して、その次は手間のかかるアレゲな改造も無しに片手間のBIOS設定作業でOFFってるコアを生き返らせられる2.8GHz4コアCPUが15000円未満ですか。
ふざけてますね(笑)。もう笑うしかありませんよ。
http://srad.jp/comments.pl?sid=440229&cid=1519546 [srad.jp]前ストーリーでも書きましたが、Advanced Clock Calibrationって本当に何なんでしょうね。この裏技が本当に通るものなのだとしたら、コアのかなり深い所を突く謎の仕組みの様ですが。
OC耐性が向上することとか"キャリブレーション"という用語選択から見てクロック発給機構っぽい感じですね。一見CPUから信号を送ってるようですが、実際はサウスブリッジから外部発振器の高精度信号を発給してるとかじゃないですか? その結果クロックを停止しているはずのコア4(0から数えて3?)にまでクロックが行っちゃう、とか。完全な妄想ですけど、ね。
というか、Phenomになってからかもしれませんが、CnQで動作クロックをコア単位で制御出来るようになっていて、しかもPhenomではどうやら0?~最高クロックまで100MHz単位の制御が可能になってる(それまでは五ステップだった、ACPIレベルでそういうクロック制御をする実装してないと無意味のようですが)と言う事がありますから、MPU内部のコアに供給されるクロックがバラバラでも、バスの情報が三次キャッシュ(もしくはメモリコントローラ)に来るときには信号の位相が一致するようにコア単位で持ってるクロック供給PLLの分周比を微調整してるのでは…技術資料ろくすっぽ読まないで書いてるので外れてたらごめんなさい。ですが。
AM*は一応940pinの互換ソケットだし、さすがに754→939→AM2ところころ変わったのと同じ轍は踏んでないです。
あと価格落としたのはAMDじゃなくてintelに文句言ってください。PhenomII 発売直後に狙い済ましてC2Qの大幅値下げを仕掛けたせいで、応じざるを得なかったようです。(だからといって最初から値下げ後価格だったらintelはもっと下げてきたでしょう)
あと価格落としたのはIntelじゃなくてAMDに文句言ってください。Core2Quad以下の価格帯を狙い済ましてPhenomIIを廉価にしたせいで、応じざるを得なかったようです。(だからといってC2Qが最初から安かったらAMDはもっと下げてきたでしょう)
# 卵が先か鶏が先か。
卵でも鶏でもどっちが先でも構わないけど,卵だけ(あるいは鶏だけ)の世界にしてはいけないってことですね!
より多くのコメントがこの議論にあるかもしれませんが、JavaScriptが有効ではない環境を使用している場合、クラシックなコメントシステム(D1)に設定を変更する必要があります。
※ただしPHPを除く -- あるAdmin
AMDふざけてるの…? (スコア:0, フレームのもと)
PhenomⅡ発売を延ばしに延ばして、AM2+ソケットなんてものを出さざるを得なくなって、
いざ出してみたらコアごとの当たり外れが結構あって、発売一週間で一週間後の25%大幅値下げ発表して、
その次は手間のかかるアレゲな改造も無しに片手間のBIOS設定作業でOFFってるコアを生き返らせられる2.8GHz4コアCPUが15000円未満ですか。
ふざけてますね(笑)。もう笑うしかありませんよ。
http://srad.jp/comments.pl?sid=440229&cid=1519546 [srad.jp]
前ストーリーでも書きましたが、Advanced Clock Calibrationって本当に何なんでしょうね。
この裏技が本当に通るものなのだとしたら、コアのかなり深い所を突く謎の仕組みの様ですが。
=-=-= The Inelegance(無粋な人) =-=-=
無粋な人。 (スコア:0, 荒らし)
OC耐性が向上することとか"キャリブレーション"という用語選択から見てクロック発給機構っぽい感じですね。一見CPUから信号を送ってるようですが、実際はサウスブリッジから外部発振器の高精度信号を発給してるとかじゃないですか? その結果クロックを停止しているはずのコア4(0から数えて3?)にまでクロックが行っちゃう、とか。完全な妄想ですけど、ね。
読んで字の如く?(Re:無粋な人。 (スコア:1)
というか、Phenomになってからかもしれませんが、CnQで動作クロックをコア単位で制御出来るようになっていて、しかもPhenomではどうやら0?~最高クロックまで100MHz単位の制御が可能になってる(それまでは五ステップだった、ACPIレベルでそういうクロック制御をする実装してないと無意味のようですが)と言う事がありますから、
MPU内部のコアに供給されるクロックがバラバラでも、バスの情報が三次キャッシュ(もしくはメモリコントローラ)に来るときには信号の位相が一致するようにコア単位で持ってるクロック供給PLLの分周比を微調整してるのでは…技術資料ろくすっぽ読まないで書いてるので外れてたらごめんなさい。ですが。
同じ轍は踏んでない (スコア:0)
AM*は一応940pinの互換ソケットだし、
さすがに754→939→AM2ところころ変わったのと同じ轍は踏んでないです。
あと価格落としたのはAMDじゃなくてintelに文句言ってください。
PhenomII 発売直後に狙い済ましてC2Qの大幅値下げを仕掛けたせいで、応じざるを得なかったようです。
(だからといって最初から値下げ後価格だったらintelはもっと下げてきたでしょう)
Re: (スコア:0)
あと価格落としたのはIntelじゃなくてAMDに文句言ってください。
Core2Quad以下の価格帯を狙い済ましてPhenomIIを廉価にしたせいで、応じざるを得なかったようです。
(だからといってC2Qが最初から安かったらAMDはもっと下げてきたでしょう)
# 卵が先か鶏が先か。
Re: (スコア:0)
卵でも鶏でもどっちが先でも構わないけど,卵だけ(あるいは鶏だけ)の世界にしてはいけないってことですね!