パスワードを忘れた? アカウント作成
507695 journal

gm300の日記: 3次元スタック

日記 by gm300
flashの場合、繰り返し構造だけではなく、上下の層間での独立性が高いというのもpointのようだ。平面性の維持も重要だが、logic chipの場合、層間の接続が自由にできなくてはいけない。全く制約がない2層Siの場合の場合、同じ距離内に約倍の回路が存在する。回路が充分に小さいとすれば、平均の配線長を1/sqrt(2)にする効果がある。(矛盾しているけど)配線のチャージが消費電力の主因であれば、30%ほど消費電力削減だ。実際は、そんなに理想的に近くにばかり回路がないとか、層間の配線が自由ではないとかあって、効果は10%くらいになるかも。どう計算しよう?えっとここらの経済性を詳細に分析しない限りここへの参入は難しいな。今のところ「嵩張るものを上に置いて、細かい均一なものを下に置くと、平面性に貢献できる。」だけだ。これじゃ弱い。「見た目の集積度が上がって、Siの面積だけではなく多少は、消費電力も下がる。10-40%くらい。」...半分くらいじゃないとインパクトない。

買ったvideoはどうも、CCに弱いようだ。子供用に大量にとってあったvideoは、英語とスペイン語のキャプションが入っていたりする。全画面表示で見ると上下に跳ねる。サムネイルで見えているときは左右に振れる。振れるときに白い線が見えることがある。
この議論は賞味期限が切れたので、アーカイブ化されています。 新たにコメントを付けることはできません。
typodupeerror

UNIXはただ死んだだけでなく、本当にひどい臭いを放ち始めている -- あるソフトウェアエンジニア

読み込み中...